你的位置:首頁 > 互連技術(shù) > 正文

如何將這兩款器件的輸出編程為5 MHz?看了你就明白了

發(fā)布時間:2021-04-08 來源:ADI 責任編輯:wenwei

【導讀】本文將從頻率寄存器(frequency register)、遲延寄存器(defer register)和命令序列(command sequence)為各位小伙伴詳細說明如何將AD9832/AD9835器件的輸出編程為5 MHz!
 
頻率寄存器
 
AD9832含有一個32位頻率寄存器。該寄存器如下所示,分解為4個字節(jié)。由于AD9832在任一命令中僅接受8位數(shù)據(jù),為了完全編程32位寄存器,用戶必須輸入4條命令,每條命令僅傳送8位數(shù)據(jù)。
 
出于尋址目的,該32位寄存器按以下方式分解:16 MSB定義為8個高位(H)和8個低位(L)。類似地,16 LSB采用相同的尋址方案,8個高位(H)和8個低位(L)。
 
如何將這兩款器件的輸出編程為5 MHz?看了你就明白了
 
頻率字
 
頻率字為32位,由用戶輸入至頻率寄存器。該頻率字決定輸出頻率,其依據(jù)是所需輸出頻率與參考時鐘頻率之比。在以下示例中,參考時鐘為25 MHz。所需輸出為5 MHz,因此,頻率字的計算公式為:
 
(5/25) × (0xFFFFFFFF) = 0x33333333
 
遲延寄存器
 
遲延寄存器(帶寬16位)充當被寫入的最后一個寄存器的緩沖寄存器。遲延寄存器通過兩次寫操作寫入。前8位將保留(遲延)于寄存器中,直到寫入下8位。當全部16位均寫入寄存器時,頻率寄存器將被更新。遲延寄存器始終指向上次被寫入的地址。
 
如何將這兩款器件的輸出編程為5 MHz?看了你就明白了
 
由于遲延寄存器保存著上次被寫入的16位數(shù)據(jù),并且仍然指向上次被尋址的頻率寄存器,因此,可通過一次寫操作更新低8位或高8位。該操作被稱為直寫,實際上為正常寫序列的最后部分。
 
請注意,如果用戶希望寫入到任何其他寄存器,則必須執(zhí)行如上所示的完整寫序列。
 
5 MHz程序的全部命令序列
 
0xF800 二進制 (1111 1000 0000 0000)
0x3333 二進制 (0011 0011 0011 0011)
0x2233 二進制 (0010 0010 0011 0011)
0x3133 二進制 (0011 0001 0011 0011)
0x2033 二進制 (0010 0000 0011 0011)
0xC000 二進制 (1100 0000 0000 0000)
 
命令序列說明
 
考慮到本文需要,16位SPI字將采用以下尋址方式:
 
D15, D14, D13, ..., D2, D1, D0
 
如何將這兩款器件的輸出編程為5 MHz?看了你就明白了
如何將這兩款器件的輸出編程為5 MHz?看了你就明白了
 
現(xiàn)在,5 MHz將出現(xiàn)于輸出引腳上。FSELECT引腳必須拉至GND,以選擇頻率寄存器0。
 
AD9835
 
AD9835是一款數(shù)控振蕩器,在單個CMOS芯片內(nèi)集成了一個相位累加器、一個COS查找表以及一個10位數(shù)模轉(zhuǎn)換器,提供相位調(diào)制和頻率調(diào)制兩種調(diào)制能力。最高支持50 MHz時鐘速率。頻率控制精度可達40億分之一。調(diào)制通過串行接口載入寄存器來實現(xiàn)。用戶可使用一個關(guān)斷位在不用時關(guān)斷AD9835,將功耗降低至1.75 mW。
 
●     5 V電源
●     50 MHz速度
●     片內(nèi)COS查找表
●     片內(nèi)10位DAC
●     串行載入
●     關(guān)斷選項
●     溫度范圍:−40°C至+85°C
●     200 mW功耗
●     16引腳TSSOP封裝
 
 
免責聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進行處理。
 
推薦閱讀:
 
射頻收發(fā)器在數(shù)字波束合成相控陣中實現(xiàn)強制雜散去相關(guān)性
選擇性喚醒的控制器局域網(wǎng)收發(fā)器如何在汽車設計中降低功耗
運算放大器是線性器件嗎?
采用集成FET設計的EMI抑制技術(shù)
設計開關(guān)電源之前,必做的分析模擬和實驗(之三)
要采購開關(guān)么,點這里了解一下價格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉