【導(dǎo)讀】由于擺放著器件、走線、過孔、焊盤、平面等,PCB 都具有復(fù)雜的幾何形狀。使用了多層平面、電源軌、通向器件的過孔以及去耦電容器,PCB 中的 PDN 可能相當復(fù)雜。其中每個元素都會對結(jié)構(gòu)的總阻抗產(chǎn)生一定的 PDN 環(huán)路電感,因此,作為電源完整性設(shè)計的一部分,電感對于總阻抗的影響十分重要,值得關(guān)注。
本文要點
電氣系統(tǒng)中電源分配網(wǎng)絡(luò)(PDN)的各個部分都有自己的環(huán)路電感,這將增加電路結(jié)構(gòu)的總阻抗。
各種元件的環(huán)路電感會導(dǎo)致 PDN 阻抗譜中出現(xiàn)諧振和反諧振。
設(shè)計人員應(yīng)認真計算 PDN 阻抗,以便更好地了解電源軌上的紋波。
由于擺放著器件、走線、過孔、焊盤、平面等,PCB 都具有復(fù)雜的幾何形狀。使用了多層平面、電源軌、通向器件的過孔以及去耦電容器,PCB 中的 PDN 可能相當復(fù)雜。其中每個元素都會對結(jié)構(gòu)的總阻抗產(chǎn)生一定的 PDN 環(huán)路電感,因此,作為電源完整性設(shè)計的一部分,電感對于總阻抗的影響十分重要,值得關(guān)注。
這塊 PCB 上的 PDN 阻抗譜將非常復(fù)雜,有多個環(huán)路電感峰值
目前還無法用一個公式就能確定 PDN 環(huán)路電感或阻抗。與用公式來確定 PDN 中的電感和阻抗相比,通過測量和使用場求解器來確定這些值更為精確,有助于更好地理解 PDN 上的瞬態(tài)行為。確定這些值之后,設(shè)計人員就可以采用傳遞函數(shù)的方法來了解 PDN 阻抗,并預(yù)測不同器件產(chǎn)生的紋波噪聲。在確定阻抗之前,首先我們需要了解電感對阻抗的影響。
PDN 環(huán)路電感對阻抗的影響觀察一下 PDN 的阻抗譜就會發(fā)現(xiàn),它并不是一直處于低位。PDN 阻抗的頻譜非常復(fù)雜,頻率范圍廣泛,且存在多個諧振和反諧振。電容和電感是影響 PDN 阻抗的主要因素,決定了典型 PDN 阻抗譜的形狀。PDN 環(huán)路電感和電容器中的有效串聯(lián)電感 (Effective Series Inductance, ESL) 將決定阻抗譜的峰值,如圖1所示:
圖1:PDN 阻抗譜示例
觀察一下高速 PCB 中 PDN 的結(jié)構(gòu)就會發(fā)現(xiàn),一個典型的 PDN 結(jié)構(gòu)包含相鄰的電源和接地平面,它們就像一個超大型電容器。相鄰平面的電容和電路板上的去耦電容共同構(gòu)成了一個大型電荷庫,可在開關(guān)期間向數(shù)字元件提供電荷。但不要忽略 PDN 結(jié)構(gòu)中的某些電感源,它們會產(chǎn)生圖1中顯示的諧振。這些電感源包括:
電容器中的有效串聯(lián)電感,在高頻時會產(chǎn)生電容器自諧振和非理想行為。
過孔和走線,它們有自己的環(huán)路電感。
電源平面和接地平面的組合。
器件上的連接線和焊盤,它們有自己的阻抗,會在器件輸入端造成引腳封裝延遲。
在設(shè)計 PDN 的阻抗時,我們的目標不是計算單個電感并試圖達到特定的設(shè)計值,而是確定在哪些位置添加去耦電容,有效針對阻抗譜中的特定峰值,從而保持整體阻抗較低。通過將 PDN 阻抗保持在較低的水平,可將電源總線上的紋波電壓控制在可接受的范圍內(nèi)。
此外,還需要對阻抗進行量化,并預(yù)測阻抗對電源總線上的瞬態(tài)紋波響應(yīng)有何影響。為此,可以通過測量標準 PDN 阻抗和計算脈沖響應(yīng)來實現(xiàn)。
2. 測量 PDN 阻抗
如下列電路圖所示,PDN 的結(jié)構(gòu)實際上是一組并聯(lián)的非理想電容器,它們通過寄生電感連接在一起。這種現(xiàn)象模型的阻抗無需計算,可以在測試板上通過 TDR 測量、脈沖響應(yīng)測量或網(wǎng)絡(luò)分析儀(Z 參數(shù)或 S 參數(shù))進行測量。
用于描述 PDN 阻抗的電路模型示例。[來源:Signal Integrity Journal《信號完整性期刊》]
只有電容器中的元素是已知的,其他電感器元素則代表 PDN 環(huán)路電感。實際情況中,在上述模型中確定具體電感值毫無意義。只要明確阻抗譜,設(shè)計人員就可以放置一個自諧振頻率與阻抗譜中的電感峰值相匹配的去耦電容器。
3. 預(yù)測 PDN 上的瞬態(tài)波形
確定 PDN 阻抗后,就可以使用卷積定理計算 PDN 上的脈沖響應(yīng)。為此,只需知道 PDN 阻抗譜函數(shù)和輸入 PDN 的瞬態(tài)電流時域波形(通常以方波形式建模)??赏ㄟ^以下傅立葉變換和卷積積分來定義:
計算開關(guān)期間在 PDN 上測量到的紋波電壓的脈沖響應(yīng)。注意"*"是卷積運算
4. 計算 PDN 環(huán)路電感與阻抗的方法
我們無法使用公式來確定 PDN 的總環(huán)路電感,也不能簡單地將 PDN 建模為只有一個等效環(huán)路電感。因此,也不能使用 SPICE 仿真直接根據(jù) PDN 的結(jié)構(gòu)和 PCB layout 來計算 PDN 阻抗;因為整個系統(tǒng)的幾何結(jié)構(gòu)非常復(fù)雜。PDN 的復(fù)雜結(jié)構(gòu)會產(chǎn)生一個非常高階的濾波器,這不僅僅是一個具有多個極點和零點的大型 RLC 電路。雖然阻抗是決定 PDN 電源總線紋波的重要因素,但不能簡單地認為阻抗可以直接計算,這是一種錯誤的電源完整性設(shè)計方法。
正確做法是直接根據(jù)麥克斯韋方程計算電磁場、電勢和電流,并使用歐姆定律計算 PDN 阻抗。要獲得阻抗譜,需要使用有限差分頻域 (Finite-difference Frequency Domain, FDFD) 數(shù)值方法,并將歐姆定律與計算出的電勢和電流相結(jié)合,得出 PDN 阻抗。高級的 PCB layout 工具會提供一個功能強大的 3D 電磁場求解器,可用于執(zhí)行這些計算以及電氣系統(tǒng)中其他的重要分析任務(wù)。
免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進行處理。
推薦閱讀:
在不影響系統(tǒng)性能的情況下延長電池壽命的 3 種低 IQ 技術(shù)
LLC拓撲結(jié)構(gòu)如何在更低負載下進入打嗝模式
意法半導(dǎo)體推出無感零速/高轉(zhuǎn)矩電機控制嵌入式軟件
取舍之道貴在權(quán)衡,ADI兩大高性能電源技術(shù)詮釋如何破局多維度性能挑戰(zhàn)