缺乏規(guī)劃
俗諺說, “如果一個人事前沒有計(jì)劃,便會發(fā)現(xiàn)麻煩會找上門。 ”這當(dāng)然也適用于PCB的設(shè)計(jì)。讓PCB設(shè)計(jì)可以成功的許多步驟之一是,選擇合適的工具。現(xiàn)今的PCB設(shè)計(jì)工程師可在市面上找到許多功能強(qiáng)大且易于使用的 電子設(shè)計(jì)自動化(EDA )軟件套件。每一款都有本身獨(dú)特的能力,優(yōu)點(diǎn)和局限性。另外,還應(yīng)該注意,沒有一款軟件是萬無一失的,所以諸如組件封裝不匹配的問題是一定會發(fā)生的。沒有 一款單一工具可滿足你所有需求的情況是有可能發(fā)生的,雖然如此,你還是必須事先下功夫研究,努力找出最適合你需求的最佳產(chǎn)品。網(wǎng)絡(luò)上的一些信息,可以幫助 你快速上手。
溝通不良
盡管將PCB的設(shè)計(jì)外包給其他廠商的作法正變得越來越普遍,而且往往非常具有成本效益,但這種做法可能不適合復(fù)雜度高的PCB設(shè)計(jì),因在這種設(shè)計(jì)中,性能 和可靠性是極其關(guān)鍵的。隨著設(shè)計(jì)復(fù)雜度的增加,為實(shí)時(shí)地確保精確的組件布局和布線,工程師和PCB設(shè)計(jì)者之間的面對面溝通就變得非常重要,這種面對面的溝 通將有助于省去日后昂貴的重做(rework)工作。
同樣重要的是,在設(shè)計(jì)過程的早期階段就要邀請PCB板制造商加入。他們可以對您的設(shè)計(jì)提供初步的反饋,他們可根據(jù)其流程和程序讓效率最大化,長遠(yuǎn)來看,這 將可幫助你省下可觀的時(shí)間和金錢。借著讓他們知道你的設(shè)計(jì)目標(biāo),及在PCB布局的早期階段邀請他們參與,你可以在產(chǎn)品投入生產(chǎn)之前即可避免任何潛在的問 題,并縮短產(chǎn)品上市的時(shí)間。
未能徹底測試早期的原型
原型板可以讓你證明你的設(shè)計(jì)是按照原來的規(guī)格在運(yùn)作。原型測試可以讓你在大批量生產(chǎn)之前驗(yàn)證PCB的功能和質(zhì)量,及其性能。成功的原型測試需要大量的時(shí)間 和經(jīng)驗(yàn),但一個強(qiáng)大的測試計(jì)劃和一組明確的目標(biāo)可縮短評估時(shí)間,且也可以降低生產(chǎn)相關(guān)錯誤的可能性。如果原型測試過程中發(fā)現(xiàn)任何問題,就需要在重新配置過 的電路板之上進(jìn)行第二次的測試。在設(shè)計(jì)過程的早期階段將高危險(xiǎn)因素納入,你將可從測試的多次迭代中受益,及早找出任何潛在的問題,降低風(fēng)險(xiǎn),確保計(jì)劃可如 期完成。
在一片原型板上測量信號。
使用低效的布局技術(shù)或不正確的組件
更小,更快的設(shè)備讓PCB設(shè)計(jì)工程師要為復(fù)雜的設(shè)計(jì)布局,這種設(shè)計(jì)將采用更小的組件來減少占用面積,且它們也將放得更加靠近。采用一些技術(shù),例如內(nèi)部 PCB層上的嵌入式分立器件,或引腳間距更小的球柵數(shù)組( BGA)封裝,都將有助于縮小電路板尺寸,提高性能,并保留空間,以便在遇到問題后可以重做。當(dāng)與具有高引腳數(shù)和更小間距的組件搭配使用時(shí),在設(shè)計(jì)時(shí)間選 擇正確的電路板布局技術(shù)是很重要的,如此即可避免在日后出現(xiàn)問題,及盡量降低制造成本。
此外,一定要仔細(xì)研究,那些你打算使用的替代組件之取值范圍和性能特點(diǎn),即使是那些被標(biāo)示為可直接插入的替換組件(drop-in replacement)。替換組件特性的微小變化,可能就足以搞砸整個設(shè)計(jì)的性能。
CAM的原圖屏幕單幅圖, 100球的csBGA (數(shù)據(jù)源:Lattice Seminconductor )。
忘記為你的工作備份
將重要數(shù)據(jù)備份起來。這還需要我來提醒嗎?至少,你應(yīng)該將你最重要的工作成果和其他難以替代的文件備份起來。盡管大多數(shù)的公司每天都會將公司的所有數(shù)據(jù)備 份起來,但一些規(guī)模較小的公司可能不會這樣做,或者如果你是在家工作的人也不會這樣做?,F(xiàn)今,將數(shù)據(jù)備份到云端是如此的方便和便宜,實(shí)在沒有任何借口不將 數(shù)據(jù)備份起來,將數(shù)據(jù)保存在安全的處所,以免它被竊、遇到火災(zāi)、和其他本地性的災(zāi)害。
成為單人島嶼
在我早年擔(dān)任一名程序設(shè)計(jì)工程師時(shí),我記得,我們花太多的時(shí)間在代碼設(shè)計(jì)的檢視。但現(xiàn)在回頭看,我不得不承認(rèn),它們真的是這個過程中非常重要的一部分,這 種重要性在PCB設(shè)計(jì)時(shí)也是一樣。雖然你可能認(rèn)為你的設(shè)計(jì)是完美無瑕的,且犯錯根本就不會是你的風(fēng)格,但很多時(shí)候,你的同儕會在你的設(shè)計(jì)看到一些你沒有注 意到的錯誤。有時(shí)候,即使你知道了設(shè)計(jì)的復(fù)雜細(xì)節(jié),對它接觸較少的人可能可以保持一種更客觀的態(tài)度,并提供寶貴的見解。與你的同儕經(jīng)常檢視你的設(shè)計(jì),有助 于找到不可預(yù)見的問題,并讓你的計(jì)劃保持在正確的軌道上,將費(fèi)用維持在預(yù)算之內(nèi)。
【推薦閱讀】
PCB設(shè)計(jì):覆銅是“利大于弊”還是“弊大于利”?