產品特性:
- 高效率、小尺寸
- 降壓電源效率高達96%
- 調節(jié)器總精度:±3%
應用范圍:
- 工業(yè)、醫(yī)療和通信設備
Analog Devices, Inc. (ADI),全球領先的高性能信號處理解決方案供應商,最近推出多路輸出調節(jié)器ADP5041和ADP5040,通過縮小電路板空間,繼續(xù)幫助工業(yè)、醫(yī)療和通信設備設計人員改善電源系統(tǒng)性能。這些調節(jié)器在一個20引腳LFCSP小型封裝中集成了一個高效率、3 MHz、1.2 A降壓調節(jié)器和兩個300 mA LDO(低壓差調節(jié)器),以便滿足業(yè)界對更高功率密度的需求。與使用多達14個器件和126 mm2電路板面積的分立電源解決方案不同,這些調節(jié)器提供高集成度電路解決方案,僅需要9個器件和50 mm2的電路板面積,同時能夠提高性能和可靠性,降低系統(tǒng)成本。
多路輸出調節(jié)器ADP5041和ADP5040
ADP5041和ADP5040是需要內核、IO和存儲器電壓的中端FPGA、微處理器和DSP系統(tǒng)的理想電源管理配套產品。ADP5041調節(jié)器片內集成看門狗定時器,能夠監(jiān)控處理器系統(tǒng)中的代碼執(zhí)行完整度,如果它在預設的超時周期內未能選通,則會復位處理器,因而能夠實現(xiàn)更高的可靠性。ADP5041還具有一個高精度(整個溫度范圍內為±1.5%)復位發(fā)生器,可以從外部對其進行編程以監(jiān)控低壓電源軌。此外它還提供豐富的訂購選項,可以滿足多重復位和看門狗時序要求。
ADP5041具有一個特殊電路,它能檢測WDI引腳上的看門狗刷新輸入端施加的三態(tài)條件,WDI引腳通常由處理器/DSP輸出端口控制。當處理器將此端口設為三態(tài)模式時,看門狗刷新定時器禁用,防止看門狗復位處理器。當器件支持處理器/DSP休眠工作模式時,此特性非常重要,此時內核禁用,看門狗定時器無法刷新。
ADP5041和ADP5040多路輸出調節(jié)器利用高效率開關調節(jié)器來降低發(fā)熱量,降壓電源效率高達96%。對于低噪聲模擬電路應用,在頻率高達10 kHz時,LDO能保持60 dB以上的電源抑制性能,而所需的電壓裕量則很低。ADP5041和ADP5040還提供一個三路系統(tǒng)電源(一個1.2 A降壓調節(jié)器和兩個300 mA LDO),輸出電壓可調,利用外部電阻分壓器網絡可以輕松設置輸出電壓。降壓調節(jié)器的開關頻率高達3 MHz,支持使用小型陶瓷電感,使解決方案尺寸和成本進一步減小。這些特性使得ADP5041和ADP5040能夠輕松快捷地針對各種設計周期較短的應用,如便攜式醫(yī)療和工業(yè)設備等進行調整。
多路輸出調節(jié)器ADP5041和ADP5040的主要特性:
• 一個1.2 A降壓調節(jié)器
? 輸出電壓范圍:0.8 V至3.8 V
? 電流模式拓撲結構提供出色的瞬態(tài)響應
? 3 MHz工作頻率
? 峰值效率高達96%
? 調節(jié)器總精度:±3%
• 兩個300 mA LDO
? 輸出電壓范圍:0.8 V至4.75 V
? 低輸入電源電壓范圍:1.7 V至5.5 V
? 利用2.2 μF陶瓷輸出電容便可穩(wěn)定工作
? 高PSRR:60 dB(最高至10 kHz)
? 低輸出噪聲:60 μV rms(典型值,1.2 V)
? 低壓差:150 mV(300 mA負載)
報價與供貨