【導讀】高速柵極驅動器可以通過降低FET的體二極管功耗來提高效率。本文主要來討論過高速柵極驅動器如何幫助系統(tǒng)實現(xiàn)更高的效率。
高速柵極驅動器可以通過降低FET的體二極管功耗來提高效率。體二極管是寄生二極管,大多數(shù)類型的FET固有。它由p-n結點形成并且位于漏極和源極之間。圖1所示為典型MOSFET電路符號中表示的體二極管。
圖1:MOSFET符號包括固有的體二極管
限制體二極管的導通時間將進而降低其兩端所消耗的功率。這是因為當MOSFET處于導通狀態(tài)時,體二極管上的壓降通常高于MOSFET兩端的電壓。對于相同的電流水平,P = I&TImes;V(其中P是功耗,I是電流,V是電壓降),通過MOSFET通道的傳導損耗顯著低于通過體二極管的傳導損耗。
這些概念在電力電子電路的同步整流中發(fā)揮作用。同步整流通過用諸如功率MOSFET的有源控制器件代替二極管來提高電路的效率。減少體二極管導通可以使這種技術的優(yōu)點最大化。
下面考慮同步降壓轉換器的情況。當高側FET關斷并且電感器中仍然存在電流時,低側FET的體二極管變?yōu)檎蚱谩K绤^(qū)時間短對避免直通很有必要。在此之后,低側FET導通并開始通過其通道導通。相同的原理適用于通常在DC / DC電源和電動機驅動設計中發(fā)現(xiàn)的其它同步半橋配置。
對于高速接通,柵極驅動器的一個重要參數(shù)是導通傳播延遲。這是在柵極驅動器的輸入端施加信號到輸出開始變高時的時間。這種情況如圖2所示。當FET重新導通時,體二極管將關斷??焖俚膶▊鞑パ舆t可以更快地導通FET,從而最小化體二極管的導通時間,進而使損耗最小化。
圖2:時間示意圖,t_PDLH是導通傳播延遲
TI的產品組合包括具有行業(yè)領先的高速導通傳播延遲的柵極驅動器。參見表1。
表1:高速驅動器
系統(tǒng)效率是一個團隊努力的結果。本博客系列介紹了高速和高電流柵極驅動器是關鍵件。立即訪問www.TI.com/gatedrivers開始設計您的高效系統(tǒng)。
其他信息
· TI Designs參考設計庫中展示了高效率系統(tǒng)中的高速柵極驅動器:
· “隔離GaN驅動器參考設計”。
· “用于電信的1 kW三路隔離DC / DC數(shù)字電源(-8V @ .25A)”。